Silicon Labs公司Si5211x時(shí)鐘發(fā)生器適用于空間受限、對(duì)功耗敏感,以及需要工業(yè)標(biāo)準(zhǔn)PCIe連接的消費(fèi)類(lèi)電子產(chǎn)品,如數(shù)碼相機(jī)等。為滿(mǎn)足以上消費(fèi)應(yīng)用的小尺寸需求,Si5211x時(shí)鐘提供3 mm x 3 mm 10引腳TDFN封裝,此為當(dāng)前PCIe時(shí)鐘市場(chǎng)的最小封裝。超低功耗時(shí)鐘發(fā)生器與同類(lèi)產(chǎn)品相比減少高達(dá)8倍的電流消耗(小于15mA),由此設(shè)計(jì)人員更容易滿(mǎn)足綠色能源規(guī)范,同時(shí)增強(qiáng)系統(tǒng)可靠性。另外,芯片還滿(mǎn)足高達(dá)50%余量的PCIe抖動(dòng)要求,具備更低的位錯(cuò)誤率,從而進(jìn)一步提升可靠性。
除了節(jié)省功耗和提升抖動(dòng)余量之外,Si5211x時(shí)鐘發(fā)生器還采用創(chuàng)新的推挽式(push-pull)輸出緩沖技術(shù)。與目前市場(chǎng)上的解決方案相比,Si5211x PCIe時(shí)鐘發(fā)生器集成所有終端和參考電阻,無(wú)需額外的外部元器件。高集成度的芯片設(shè)計(jì)旨在幫助系統(tǒng)設(shè)計(jì)人員降低物料成本、板面積需求和設(shè)計(jì)復(fù)雜度。而其他公司的解決方案大多數(shù)需要在每路輸出時(shí)鐘上增加多達(dá)4個(gè)電阻,以及1個(gè)電流源參考電阻。電阻集成在芯片中還具有另一個(gè)好處,設(shè)計(jì)人員可以在Si5211x IC輸出和接收器輸入之間設(shè)計(jì)簡(jiǎn)潔的傳輸線(xiàn)路,簡(jiǎn)化電路板設(shè)計(jì),消除時(shí)鐘傳輸線(xiàn)的不連續(xù),以提升信號(hào)完整性。
Silicon Labs副總裁暨時(shí)鐘產(chǎn)品總經(jīng)理Mike Petrowski表示:“PCIe接口標(biāo)準(zhǔn)在網(wǎng)絡(luò)存儲(chǔ)和服務(wù)器及各種應(yīng)用中的普及,推動(dòng)了對(duì)于小尺寸、高集成度和超低功耗PCIe時(shí)鐘解決方案的需求。Silicon Labs通過(guò)業(yè)界最小和最低功耗PCIe時(shí)鐘發(fā)生器滿(mǎn)足應(yīng)用需求。Silicon Labs PCIe時(shí)鐘發(fā)生器尺寸雖小,但是此單芯片解決方案中集成許多其他特性,大大提高信號(hào)的完整性。”
作為全球領(lǐng)先的“一站式”時(shí)鐘IC產(chǎn)品供應(yīng)商,Silicon Labs為業(yè)界提供最完整的PCIe兼容的時(shí)鐘解決方案。Silicon Labs擴(kuò)展的PCIe時(shí)鐘產(chǎn)品廣泛,包括針對(duì)功耗和成本敏感型PCIe應(yīng)用的時(shí)鐘發(fā)生器和時(shí)鐘緩沖器;以及網(wǎng)絡(luò)定制時(shí)鐘發(fā)生器/緩沖器,其基于FPGA和SoC設(shè)計(jì)需求,需要多種差分時(shí)鐘格式并兼容PCIe標(biāo)準(zhǔn)。